AMD Zen 6: piรน cache per piรน core?

Secondo nuove indiscrezioni, AMD starebbe pianificando di aumentare la cache L3 dei suoi futuri processori Zen 6. L'obiettivo sarebbe di portare la cache a 48MB per ogni CCD (Compute Complex Die) dotato di 12 core.

Questo incremento di cache servirebbe a mantenere lo stesso rapporto cache-core che caratterizza gli attuali processori Zen 5. Aumentando il numero di core per CCD, AMD deve necessariamente incrementare anche la cache per evitare colli di bottiglia nelle prestazioni.

I processori AMD Ryzen, EPYC e Threadripper basati su architettura Zen sono ampiamente utilizzati in scenari che beneficiano di un'ampia dotazione di cache, come il calcolo scientifico, il rendering 3D e, sempre piรน spesso, anche l'inference di modelli di intelligenza artificiale.

Per chi valuta deployment on-premise, esistono trade-off tra costo, performance e requisiti di memoria che AI-RADAR aiuta a quantificare tramite framework analitici su /llm-onpremise.